1. Jurnal [Kembali]
2. Alat dan Bahan [Kembali]
3. Rangkaian [Kembali]
4. Prinsip Kerja Rangkaian
[Kembali]
Pada percobaan ini rangkaian menggunakan IC 74LS90 dan IC 7493 yang clock nya dihubungkan secara paralel. Dan pada kedua IC ini juga sedikit memiliki perbedaan, yang mana pada IC 7493 tidak memiliki pin R9 sebagai kondisi untuk melakukan SET. Jadi prinsip kerja kedua IC ini sama ,dimana untuk menghasilkan output pada logic probe harus menghubungkan R0 ke salah satu pin inputan berlogika 1 dan satunya lagi berlogika 0 dan begitu juga dengan R9 yang dihubungkan salah satu inputannya berlogika 1 dan satunya lagi berlogika 0. dengan kondisi ini masih menghasilkan output angka yang tidak berurutan. Untuk menghasilkan angka yang berurutan makan clock B dihubungkan ke output pada QA/Q0 agar mendapatkan output dengan angka yang berurutan.
5. Video Rangkaian [Kembali]
Video Percobaan 2A
Video Percobaan 2B
6. Analisa [Kembali]
1. Analisa output percobaan berdasarkan IC yang digunakan!
Jawab :
Pada percobaan ini menggunakan IC 74LS90 dan IC 7493. Jadi ,pada IC 74LS90 terdapat pin inputan CKA, CKB, R0, dan R9. Perbedaannya hanya terfdapat pada inputan R9, yang mana pada IC 7493 tidak terdapat R9, dimana R9 itu berfungsi sebagai SET. Output yang dihasilkan juga berbeda dari segi jumlah angka yang akan ditampilkan pada logic probe. Pada IC 74LS90 hanya bisa menampilkan angka 0 - 9 , dikarenakan adanya kondisi SET. Pada IC 7493 bisa menampilkan angka 0 - 15 dikarenakan tidak mempunyai keadaan SET.
2. Analisa hasil kondisi 3 pada percobaan 2a dengan kondisi 3 pada percobaan 2b!
Jawab :
Pada percobaan kondisi 3 percobaan 2a dan 2b sama-sama menghasilkan output yang counter UP , tetapi bedanya dalam segi urutan, pada percobaan 2a output angka yang dihasilkan random ,sedangkan percobaan 2b output angka yang dihasilkan berurutan. Hal ini dikarenakan CKB dihubungkan pada output QA/Q0.
3. Apa pengaruh clock A dan clock B pada IC yang digunakan !
Jawab :
pengaruh clock A hanya pada Q0 / QA ,sedangkan clock B mempengaruhi Q1,Q2,Q3 / QB,QC,QD . Jadi saat clock B dihubungkan ke output Q0/QA maka akan berurutan hasil output pada logic probe. Hal ini dikarenakan ketika dihubungkan ke output Q0/QA , clock B hanya punya keluaran 3 bit, sedangkan ketika dihubungkan dengan Q0/QA menjadi 4 bit.
7. Link Download [Kembali]
Link Video [ klik ]
Link Rangkaian [ klik ]
Link HTML [ klik ]
Link datasheet 7474 [ klik ]
Link datasheet switch [ klik ]
Link Download Datasheet 74LS90 [ klik ]
Link Download Datasheet 7493 [ klik ]
Link Download Datasheet 74LS47 [ klik ]
Link Download Datasheet Seven Segment [ klik ]
Tidak ada komentar:
Posting Komentar