LAPORAN AKHIR 1 MODUL 2

 





1. Jurnal
 [Kembali]

    

2. Alat dan Bahan

a. Panel DL2203D
b. Panel DL2203S
c. Panael DL2203C
Module D'Lorenzo

Jumper

e.  IC 74LS112A (JK filp flop)





f. Switch (SW-SPDT)

Gambar 7. Switch


g. Power Supply

h. Logicprobe atau LED
Gambar 8. Logic Probe



3. Rangkaian [Kembali]




4. Prinsip Kerja [Kembali]


Prinsip kerja dari rangkaian ini sesuai dengan kondisi yang diminta rangkaian J-K flip flop dan D flip flop dengan ketentuan input B0=1, B1=1, B2=1, B3=clock, B4=1, B5=tidak dihubungkan, B6=clock. Jadi Ketika B0 dengan B1 berlogika 1 dan B3 nya dihubungkan ke clock maka output yang di hasilkan yaitu berlawanan pada Q dengan Q' nya atau bisa disebut dengan keadaan toggle. Dan pada D Flip Flop output nya tetap karena inputan D / pada kondisi kali ini yaitu B5 tidak terhubung atau bisa disebut dalam keadaan Dont Care. Ketika B5 diaktifkan maka output dari D Flip Flop ini akan berubah menjadi 1 0.



5. Video [Kembali]
 

Video Percobaan 1



6. Analisa [Kembali]

   1.Bagaimana jika B0 dan B1 sama diberi logika 0 , apa yang terjadi pada rangkaian ?

Jawab : 
     Yang terjadi pada rangkaian ketika B0 dan B1 diberi logika 0 yaitu nilai output yang dihasilkan juga berubah dimana B0 dan B1 sangat berpengaruh pada rangkaian tersebut, karena B0 dan B1 terhubung ke sumber tegangan. Jadi pad J-K flip flop ini nilai output akan berubah ketika ada clock  yang terhubung. Dan clock tidak akan bisa mengubah nilai output jika B0 dan B1 berlogika 0 (nol).

   2.Bagaimana jika B3 diputuskan/tidak dihubungkan pada rangkaian apa yang terjadi pada rangkaian ?

Jawab : 
      yang terjadi pada rangkaian ketika B3 diputuskan adalah nilai output dari masing-masing flip flop tidak berubah ,namun nilai flip flop J-K dan D flip flop akan bisa berubah ketika inputan R-S  diubah-ubah.

   3.Jelaskan apa yang dimaksud kondisi toggle, kondisi not change, dan kondisi terlarang pada flip flop!

Jawab :
      1) Toggle, yaitu kondisi masukan yang mengakibatkan output berkebalikan dari kondisi             sebelumnya ketika di trigger
      
      2) Not Change, yaitu kondisi suatu inputan pada JK flip flop dan RS flip flop yang mengakibatkan keluaran/outputnya tidak berubah dari kondisi sebelumnya.

      3) Kondisi Terlarang ,yaitu kondisi pada RS flip flop yang inputannya berlogika satu pada kedua  inputan, yang mana pada kondisi ini terlarang karena bisa merusak sistem.



7. Link Download [Kembali]

Link Video Praktikum [klik]
Link Rangkaian [klik]
Link HTML [klik]
Datasheet JK Fip Flop [klik]
Datasheet D Flip Flop  [klik]
Datasheet LED [klik]

Tidak ada komentar:

Posting Komentar

                                                      BAHAN PRESENTASI                                                MATA KULIAH    ELEKTRO...